## **Point-to-Point Interconnect**

الـ bus architecture شرحناه و هو نهج القياسي للتواصل بين المعالج والمكونات الاخرى مثل الذاكرة ووحدات الادخال والاخراج الخ.

لكن الانظمة الحالية تعتمد على نهج اخر لتواصل البيني هو point-to-point لكن الانظمة الحالية تعتمد على نهج اخر لتواصل البيني هو interconnection

احد اسباب التحول من الـ buses الى الـ point-to-point هو القيود الكهربائية التي تمت مواجتهتها مع الـ buses هي تردد الحافلات المتزامنة الواسعة ( buses هي تردد الحافلات المتزامنة الواسعة ( synchronous buses ) .

ومع ظهور شرائح متعددة النواة (multipleprocessors) مع (multipleprocessors) و memory كبيرة على شريحة واحدة وجد ان استخدام نهج الـ buses اصبح موضى قديمة وبطيء ويزيد من صعوبة زيادة معدل البيانات الناقل و تقليل زمن انتقال الناقل لمواكبة هذا التطور.

من حيث المقارنات مع shared bus و point-topoint بزمن وصول اقل ومعدل بيانات اعلى وقابلية توسع افضل وبهذا يتصدر الـ point-to-point مكانه افضل للمواكبة.

سننظر الى مثال مهم وممثل لنهج point-to-point interconnect مثل : Intel's . 2008 مثل : QuickPath Interconnect (QPI)

خصائص مهمة لـ QPI وانظمة التوصيل point-to-point مثل:

- (اتصالات مباشرة متعددة) Multiple direct connections تتمع المكونات المتعددة داخل النظام باتصالات زوجية مباشرة مع مكونات اخرى وهذا يلغي الحاجة الى التحكيم الموجود في buses .
- Layered protocol architecture (بنية البروتوكول ذات الطبقات) حما هو موجود في بيئات الشبكات مثل البيانات المستندة على TCP/IP تستخدم هذه الوصلات البينية على مستوى المعالج بنية بروتوكول ذات طبقات بدلا من استخدام البسيط لاشارات التحكم الموجودة في ترتيبات ناقل.

• Packetized data transfer (نقل البيانات المجمعة)
لا يتم ارسال البيانات كتدفقق بتات اولية بدلا من ذالك يتم ارسالها كسلسلة من الحزم
تتضمن كل منها رؤوس التحكم ورموز التحكم في الاخطاء
(control headers & error control codes).

الصورة هاذي توضح الاستخدام النموذجي لـ QPI على جهاز كمبيوتر متعدد النواة.



الـ QPI Links المشار اليها ازواج اسهم خضراء الون في الصورة هو switching تبديل يمكن البيانات من التحرك عبر الشبكة.

يمكن انشاء QPI connections مباشرة بين كل زوج من المعالجات الاساسية. اذا كانت النواة A بحاجة الى الوصول الى وحدة التحكم الذاكرة في نواة D فانها ترسل طلب عبر B او C والتي بدورها يجب اعادة توجيه هذا الطلب الى controller في نواة D.

ويمكن انشاء انظمة اكبر تحتوي على 8 معالجات.



Twitter: <a href="https://twitter.com/dr\_retkit">https://twitter.com/dr\_retkit</a>

YouTube: https://www.youtube.com/@retkit1823